24小時(shí)聯(lián)系電話(huà):18217114652、13661815404
中文
- 您當(dāng)前的位置:
- 首頁(yè)>
- 電子資訊>
- 技術(shù)專(zhuān)題>
- 實(shí)用的電路設(shè)計(jì)要點(diǎn)
技術(shù)專(zhuān)題
實(shí)用的電路設(shè)計(jì)要點(diǎn)
實(shí)用電路設(shè)計(jì)方法有如下:
1、PCB選材,選擇PCB 板材必須在滿(mǎn)足設(shè)計(jì)需求和可量產(chǎn)性及成本中間取得平衡點(diǎn)。設(shè)計(jì)需求包含電氣和機(jī)構(gòu)這兩部分。通常在設(shè)計(jì)非常高速的 PCB 板子(大于 GHz 的頻率)時(shí)這材質(zhì)問(wèn)題會(huì)比較重要。
2、避免高頻干擾,避免高頻干擾的基本思路是盡量降低高頻信號(hào)電磁場(chǎng)的干擾,也就是所謂的串?dāng)_(Crosstalk)??捎美蟾咚傩盘?hào)和模擬信號(hào)之間的距離,或加 ground guard/shunt traces 在模擬信號(hào)旁邊。還要注意數(shù)字地對(duì)模擬地的噪聲干擾。
3、差分布線(xiàn),差分對(duì)的布線(xiàn)有兩點(diǎn)要注意,一是兩條線(xiàn)的長(zhǎng)度要盡量一樣長(zhǎng),另一是兩線(xiàn)的間距(此間距由差分阻抗決定)要一直保持不變,也就是要保持平行。平行的方式有兩種,一為兩條線(xiàn)走在同一走線(xiàn)層(side-by-side),一為兩條線(xiàn)走在上下相鄰兩層(over-under)。一般以前者 side-by-side(并排, 并肩) 實(shí)現(xiàn)的方式較多。
4、接收端差分線(xiàn)對(duì)間的匹配電阻通常會(huì)加, 其值應(yīng)等于差分阻抗的值。這樣信號(hào)質(zhì)量會(huì)好些。
5、避免布線(xiàn)中的理論沖突?;旧? 將模/數(shù)地分割隔離是對(duì)的。 要注意的是信號(hào)走線(xiàn)盡量不要跨過(guò)有分割的地方(moat), 還有不要讓電源和信號(hào)的回流電流路徑(returning current path)變太大。
6、一般在空白區(qū)域的敷銅絕大部分情況是接地。 只是在高速信號(hào)線(xiàn)旁敷銅時(shí)要注意敷銅與信號(hào)線(xiàn)的距離, 因?yàn)樗蟮你~會(huì)降低一點(diǎn)走線(xiàn)的特性阻抗。也要注意不要影響到它層的特性阻抗。
7、在電路板中添加測(cè)試點(diǎn)。原則上測(cè)試點(diǎn)越小越好(當(dāng)然還要滿(mǎn)足測(cè)試機(jī)具的要求)分支越短越好。
8、各個(gè) PCB 板子相互連接之間的信號(hào)或電源在動(dòng)作時(shí),例如 A 板子有電源或信號(hào)送到 B 板子,一定會(huì)有等量的電流從地層流回到 A 板子 (此為 Kirchoff current law)。這地層上的電流會(huì)找阻抗最小的地方流回去。所以,在各個(gè)不管是電源或信號(hào)相互連接的接口處,分配給地層的管腳數(shù)不能太少,以降低阻抗,這樣可以降低地層上的噪聲。另外,也可以分析整個(gè)電流環(huán)路,尤其是電流較大的部分,調(diào)整地層或地線(xiàn)的接法,來(lái)控制電流的走法(例如,在某處制造低阻抗,讓大部分的電流從這個(gè)地方走),降低對(duì)其它較敏感信號(hào)的影響。
9、選擇 PCB 與外殼接地點(diǎn)選擇的原則是利用 chassis ground 提供低阻抗的路徑給回流電流(returning current)及控制此回流電流的路徑。例如,通常在高頻器件或時(shí)鐘產(chǎn)生器附近可以借固定用的螺絲將 PCB的地層與 chassis ground 做連接,以盡量縮小整個(gè)電流回路面積,也就減少電磁輻射。
10、在設(shè)計(jì)高速高密度 PCB 時(shí),串?dāng)_(crosstalk interference)確實(shí)是要特別注意的,因?yàn)樗鼘?duì)時(shí)序(timing)與信號(hào)完整性(signal integrity)有很大的影響。以下提供幾個(gè)注意的地方:控制走線(xiàn)特性阻抗的連續(xù)與匹配。走線(xiàn)間距的大小。一般??吹降拈g距為兩倍線(xiàn)寬。可以透過(guò)仿真來(lái)知道走線(xiàn)間距對(duì)時(shí)序及信號(hào)完整性的影響,找出可容忍的最小間距。不同芯片信號(hào)的結(jié)果可能不同。